wangpeng 发表于 2022-1-7 17:17:58

【FM33LG0开发板】分享一个FM33LG0X的外置晶振PLL倍频64MHz的工程

【开发板】分享一个FM33LG0X的外置晶振PLL倍频64MHz的工程
原帖地址:【盲盒开发板】分享一个FM33LG0X的外置晶振PLL倍频64MHz的工程 - ARM技术论坛-ARM嵌入式论坛-人气最火爆ARM学习论坛 - 21ic电子技术开发论坛官方提供的FM33LG0X例程,时钟源都是基于内部RC振荡器,默认主频为8Mhz,最多可以设置为32Mhz。
FL_CMU_RCHF_FREQUENCY_8MHZ

      FL_CMU_RCHF_FREQUENCY_16MHZ

      FL_CMU_RCHF_FREQUENCY_24MHZ

      FL_CMU_RCHF_FREQUENCY_32MHZ
用户手册描述FM33LG0X的CPU 和总线最高频率 64MHz。我们可以通过PLL将外部的8M晶振倍频到64MHz.
void Set_Clock_64MHZ()

{



    //PC2:XTHIN   PC3:XTHOUT   

    FL_GPIO_InitTypeDef GPIO_InitStruct = {0};

   

    GPIO_InitStruct.pin = FL_GPIO_PIN_2|FL_GPIO_PIN_3;

    GPIO_InitStruct.mode = FL_GPIO_MODE_ANALOG;

    GPIO_InitStruct.outputType = FL_GPIO_OUTPUT_PUSHPULL;

    GPIO_InitStruct.pull = FL_DISABLE;

    GPIO_InitStruct.remapPin = FL_DISABLE;

    FL_GPIO_Init(GPIOC, &GPIO_InitStruct);

      

    //使能XTHF

    FL_CMU_XTHF_Enable();

    FL_CMU_XTHF_WriteDriverStrength(7);   

    FL_DelayMs(2);

    while (!FL_CMU_XTHF_IsEnabled());



    //FLASH 等待周期为1

    FL_FLASH_SetReadWait(FLASH, FL_FLASH_READ_WAIT_2CYCLE);

   

    FL_CMU_SetSystemClockSource(FL_CMU_SYSTEM_CLK_SOURCE_XTHF);

   

   // // 初始化时钟:启用PLL,以64M主频运行

   

    FL_CMU_PLL_SetClockSource(FL_CMU_PLL_CLK_SOURCE_XTHF);

    FL_CMU_PLL_SetPrescaler(FL_CMU_PLL_PSC_DIV8); //8分频为1M

    FL_CMU_PLL_WriteMultiplier(64 - 1);; //倍频64M

    FL_CMU_PLL_Enable();



    while (!FL_CMU_IsActiveFlag_PLLReady());//等待建立

   

    FL_CMU_SetSystemClockSource(FL_CMU_SYSTEM_CLK_SOURCE_PLL);

    FL_CMU_SetAHBPrescaler(FL_CMU_AHBCLK_PSC_DIV1);

    FL_CMU_SetAPBPrescaler(FL_CMU_APBCLK_PSC_DIV1);



}外部高速晶振XTHF上电后默认关闭。上电复位完成后,软件可以根据需要打开XTHF。由于晶振引脚与GPIO复用,软件使能XTHF前,需要将PC2和PC3引脚配置为模拟功能。

8MHz的的外部时钟,需要经过分频等到1MHZ的时钟,然后输入PLL,PPL在进行64倍的倍频,即可得到64MHz的主频。


需要注意的是,在使能XTHF之后,需要延时几毫秒,以让时钟信号稳定。FL_DelayMs(2)不能缺,否者外部时钟开启会失败(耗费了我一下午找bug),然后系统会自动选择RCHF 8MHZ作为时钟源。
main()函数中打印SystemClock的值


基于IAR8.2的工程



页: [1]
查看完整版本: 【FM33LG0开发板】分享一个FM33LG0X的外置晶振PLL倍频64MHz的工程